Techniki cyfrowe

Nasza ocena:

3
Pobrań: 14
Wyświetleń: 1239
Komentarze: 0
Notatek.pl

Pobierz ten dokument za darmo

Podgląd dokumentu
Techniki cyfrowe - strona 1

Fragment notatki:


TC 2009 Pytania sprzed 2 lat (2009) bodajże: 0 termin 1. Licznik 4-bitowy LFSR 2. Udowodnić: axy' + ax'y + a'y=(ax) XOR y 3. Narysować multiplekser 8:1 4. Zbudować przerzutnik JK na D 5. Co to jest automat Meleya? Przykładowy schemat, tablica przejść i wyjść, od czego zależą wyjścia? 6. Kiedy komparator wskaże 1? R_2=2R_1, wyprowadzić wzór (schemat niżej). 7. Przebiegi na końcu, początku i w środku linii długiej. Rozwarta na końcu, dopasowana na początku. 8. Zminimalizować f-kcje F(0)= PI (1,3,9,..., 30) 9. Jak podłączyć rezystory dopasowujące (terminatory) do sygnałów cyfrowych? Zalety/wady poszczególnych kombinacji 10. Dlaczego w standardzi LVDS możliwe jest uzyskanie różnicy napięć między 1 a 0 na poziomie 0,3 V i transmisja jest odporna na zakłócenia? 11. Jest 7 wejść/wyjść do ukłądu scalonego. Jak odczytać stan z 12 klawiszy? 12. Jak połączyć 2 pamięci 1 MB, żeby mieć jedną 2 MB? 13. Schemat bramki OC, jak je łączyć? 14. Schemat i przebiegi w charakterystycznych punktach dla A/C delta-signa, Uwe = 1/3 Ucc. 15. Odpowiedź ukłądu całkującego na falę prostokątną: idealnego oraz dla rzeczywistego o: tauT, tau=T 1 termin 1.Narysuje bramkę TTL NAND wyłączoną albo włączoną 2. Odpowiedź układu różniczkującego/całującego na dwa imuplsy prostokątne 3. delta sigma coś tam 4. Parametry dynamiczne przerzutników 5 Hazardy 6 Odpowiedź lini długije na początku w srodku i 1/4 7 Licznik mod 10 przód/tył 8Licznik Johnsona na przerzutnikach T, 9Odpowiedz czwórnika(to była chyba sonda oscyloskopowa) na skok jednostkowy, 10Inwerter CMOS i charakterystyka przejściowa, 11Bufor FIFO 12VLDS 13 Schemat pamięci SRam a w drugiej grupie jakies przebiegi w tej pamięci tym pytaniu trzeba było narysować schemat komórek SRAM i DRAM (druga grupa miała coś o cyklu zapisu w DRAM). Była też charakterystyka przejściowa bramki TTL, ale to w pierwszym pytaniu, oprócz schematu. 1.Jak podłączyć rezystory dopasowujące (terminatory) do sygnałów cyfrowych? Zalety/wady poszczególnych kombinacji 2. Dlaczego w standardzi LVDS możliwe jest uzyskanie różnicy napięć między 1 a 0 na poziomie 0,3 V ? 3. Jak połączyć 2 pamięci 1 MB, żeby mieć jedną 2 MB? pytania z II terminu 1.narysować bramkę OC, jak łączyć, warunki na wartosć rezystancji 2. automat mealego, przykładowy graf itd 3 10 bitowy licznik pierścieniowy na JK 4.zminimalizować funkcje 5. licznik modulo 6 zliczający w dół asynchorniczny 6 JK na T 7 po jakim czasie komparator wskaże 1, (schematu nie pamiętam za bardzo) 8 rezystancja krytyczna w układzie RLC, przykładowe przebiegi 9. przebieg napiecia na początku, w połowie i końcu LD dopasowanej na początku, rozwartej na wyjsciu 10.jak wygląda dystrybucja sygnału zegarowego w kształcie litery H i po co się ją stosuje 11. w jakim celu stosuje się kondensatory w sąsiedzwie sygnałów cyfrowych 12. w jaki sposób przeprowadzić transmisję dwukierunkową po jednym przewodzie ... zobacz całą notatkę

Komentarze użytkowników (0)

Zaloguj się, aby dodać komentarz