Wykład - Nawiązanie do budowy komputera

Nasza ocena:

3
Pobrań: 21
Wyświetleń: 581
Komentarze: 0
Notatek.pl

Pobierz ten dokument za darmo

Podgląd dokumentu
Wykład - Nawiązanie do budowy komputera - strona 1 Wykład - Nawiązanie do budowy komputera - strona 2 Wykład - Nawiązanie do budowy komputera - strona 3

Fragment notatki:

Nawiązanie do budowy komputera - mikroprocesor
Wszystkie elementy mikroprocesora są ze sobą połączone za pomocą pewnych linii. Magistrale to linie, po których przesyłane są informacje wewnątrz komputera. Im więcej linii na magistrali, tym więcej informacji można przesyłać w czasie.
RODZAJE MAGISTRALI:
szyna adresowa (adres bus)- przesyła adresy komórek pamięci lub układów
wejście / wyjście, z którym procesor chce nawiązać kontakt (zapisać lub odczytać informacje). Wyróżnia się szyny adresowe:
20 bitowa → 1 MB
24 bitowa → 16 MB wielkość pamięci,
32 bitowa → 4 GB jaką można obsłużyć 64 bitowa → 64 GB
szyna danych (data bus)- przesyła informacje, których adres podany jest na szynie adresowej
szyna sterująca (control bus)- przez nią określa się czynności do wykonania, np. nadanie lub odebranie informacji
PRZYKŁADY ZINTEGROWANYCH SZYN:
ISA (Industry Standard Architecture): 24 bity, częstotliwość szyny 8 MHz, szybkość transmisji 5 MB na sekundę
EISA (Enchanced ISA): 32- bitowa, bardziej elastyczna (do 30 MB na sekundę)
VLB: powstała dla mikroprocesora 80486
PCI: zaprojektowane dla mikroprocesorów Pentium, szybkość transmisji do 132 MB na sekundę, częstotliwość taktowania szyny 33 MHz
Historia mikroprocesorów
8- bitowe: najprostsze (ZX 81, Spectrum), pamięć na kasetkach
8086 (1978 rok): 16-bitowe rejestry, 20-bitowa magistrala adresowa o szybkości całego układu (Intel)
8088: 16-bitowe rejestry, 20-bitowa magistrala adresowa, 8-bitowa magistrala danych (XT)
80286 (1982 rok): 16-bitowe rejestry, 24-bitowa magistrala adresowa, 16-bitowa magistrala danych, pracują z zegarem 8, 12, 16, 25 MHz.
Każdy komputer ma pewien wewnętrzny układ pracy związany z dostępem urządzeń komputera do magistrali. Urządzenia nie mogą wysyłać danych (informacji) na magistralę w dowolnym czasie, tylko w ściśle określonych momentach wyznaczonych przez impulsy komputerowego zegara. Częstotliwość występowania tych impulsów w naturalny sposób decyduje o szybkości działania całego komputera.
80386 DX (1987 rok): 32-bitowe rejestry, 32-bitowa magistrala adresowa, 32-bitowa magistrala danych; nowe operacje na adresach, nowe tryby, zegar 25, 36, 40 MHz 80386 SX: 26-bitowa magistrala danych, 24-bitowa magistrala adresowa, 32-bitowe rejestry, zegar 10, 20, 25, 33, 40 MHz
80486 DX: z koprocesorem przeznaczonym do zadań graficznych; 80486 SX- zmiany na poziomie płyty głównej, zegar do 5 MHz, dwukrotnie szybszy niż 80386


(…)


PRZYKŁADY ZINTEGROWANYCH SZYN:
ISA (Industry Standard Architecture): 24 bity, częstotliwość szyny 8 MHz, szybkość transmisji 5 MB na sekundę
EISA (Enchanced ISA): 32- bitowa, bardziej elastyczna (do 30 MB na sekundę)
VLB: powstała dla mikroprocesora 80486
PCI: zaprojektowane dla mikroprocesorów Pentium, szybkość transmisji do 132 MB na sekundę, częstotliwość taktowania szyny 33 MHz
Historia mikroprocesorów…
... zobacz całą notatkę

Komentarze użytkowników (0)

Zaloguj się, aby dodać komentarz